|
|
|
第六章 采用中、大规模
集成电路的逻辑设计 |
|
采用 SSI 进行逻辑设计时,逻辑设计和元件选择是 相互独立的,设计追求的目标是最小化,即尽 |
|
量减少门 和触发器的数量。
采用 MSI 或 LSI 进行逻辑设计时,最小化也不再是追求的目标,因为一 |
|
个器件内门和触发器的数量是确定的。这种设计方法的关键是以 MSI 和 LSI 器件的功能为基础,从设 |
|
计要求的逻辑功能描述出发,合理地选用器件,充分利用器件本身所具有的功能,减少 SSI 器件和连 |
|
线的数量。 |
|
|
 |
|
二进制并行加法器 |
|
 |
|
数值比较器 |
|
 |
|
译码器 |
|
 |
|
多路选择器 |
|
 |
|
记数器 |
|
 |
|
寄存器 |
|
|
 |
|
只读存储器 |
|
|
 |
|
可编程逻辑阵列 |
|
|
|
|
   |
|
|